Türkçe | English
TRABZON MESLEK YÜKSEKOKULU / BİLGİSAYAR TEKNOLOJİLERİ BÖLÜMÜ
BİLGİSAYAR PROGRAMCILIĞI
Ders Bilgi Paketi
http://www.trabzonmyo.ktu.edu.tr/
Tel: +90 0462 2281052
TMYO
TRABZON MESLEK YÜKSEKOKULU / BİLGİSAYAR TEKNOLOJİLERİ BÖLÜMÜ / BİLGİSAYAR PROGRAMCILIĞI
Katalog Ana Sayfa
  Katalog Ana Sayfa  KTÜ Ana Sayfa   Katalog Ana Sayfa
 
 

TBIL2024Sayısal Tasarım2+0+0AKTS:3
Yıl / YarıyılBahar Dönemi
Ders DuzeyiÖn Lisans
Yazılım Şekli Seçmeli
BölümüBİLGİSAYAR TEKNOLOJİLERİ BÖLÜMÜ
Ön KoşulYok
Eğitim SistemiYüz yüze , Uygulama
Dersin Süresi14 hafta - haftada 2 saat teorik
Öğretim ÜyesiÖğretim Görevlisi Fatih ÜÇÜNCÜ
Diğer Öğretim Üyesi
Öğretim DiliTürkçe
StajYok
 
Dersin Amacı:
Ardışıl senkron ve asenkron devrelerin tasarlanması ve analizinin nasıl gerçekleştirileceği, Fiziki olayların ardışıl veya kombinasyonel devrelerle nasıl ilişkilendirileceği, Temel bilgisayar donanım işlevlerinin tasarımı ve gerçeklenmesi
 
Öğrenim KazanımlarıPÖKKÖY
Bu dersi başarı ile tamamlayan öğrenciler :
ÖK - 1 : darbe modlu ve seviye modlu asenkron devrelerde analiz ve tasarım becerisi kazanabilir.61,
ÖK - 2 : seviye modlu devrelerde yarış, risk problemlerini çözebilecek becerisi kazanabilir.61,
ÖK - 3 : flip-flop devre elemanlarıyla saatli ardışıl devre analizi ve tasarım bilgisi kazanabilir.61,
ÖK - 4 : analog ve sayısal dünya arasında iletişim gerçekleştirebilme becerisi kazanabilir.61,
ÖK - 5 : ROM ve PLD düzenekleriyle ardışıl devre tasarımında teoriksel becerisi kazanabilir.61,
PÖKK :Program öğrenim kazanımlarına katkı, ÖY : Ölçme ve değerlendirme yöntemi (1: Yazılı Sınav, 2: Sözlü Sınav, 3: Ev Ödevi, 4: Laboratuvar Çalışması/Sınavı, 5: Seminer / Sunum, 6: Dönem Ödevi / Proje),ÖK : Öğrenim Kazanımı
 
Ders İçeriği
Lojik kapıların elektriksel yapısı, Çok-çıkışlı mantık devreleri, ROM bellekler, Programlanabilir düzenekler PLA-PAL; Flip-floplar; Sayıcılar ve benzer ardışıl devreler; Saatli ardışıl devrelerin analizi; Durum grafik ve tablolarının elde edilmesi; Durum tablosunda durum atamalarının indirgenmesi; Ardışıl devre tasarımında MSI entegre devreleri; Programlanabilir Lojik Düzenekler ve ROM kullanılarak ardışıl devrelerin tasarımı. SM kartlarıyla durum mekanizması tasarımı; Darbe modlu asenkron devrlerin analizi ve tasarımı; Seviye modlu asenkron ardışıl devrelerin analizi, Seviye modlu devrelerde ilkel akış tablosu çıkarımı ve indirgemesi; Akış tablolarının durum atamaları ile gerçeklenmesi, Seviye modlu devrelerdeki riskler; Asenkron devre tasarımı, Analog ve sayısal ortam arasındaki arayüz.
 
Haftalık Detaylı Ders Planı
 HaftaDetaylı İçerikÖnerilen Kaynak
 Hafta 1Ayrık ve entegre lojik devre tasarımı
 Hafta 2Flip-Flops, Sayıcılar ve benzeri ardışıl devreler
 Hafta 3Saatli ardışıl devrelerin analizi
 Hafta 4Durum grafik ve tablolarının çıkarımı
 Hafta 5Durum tablolarının atamalarında indirgemeler
 Hafta 6MSI entegre devreleri ile ardışıl devre tasarımı
 Hafta 7Programlanabilir lojik düzenekleri ile ardışıl devre tasarımı
 Hafta 8SM çizelgeleri ile durum makinası tasarımı
 Hafta 9Ara sınav
 Hafta 10Darbe modlu ardışıl devre analizi ve sentezi
 Hafta 11Seviye modlu asenkron ardışıl devre analizi
 Hafta 12İlkel akış tablolarının çıkarımı ve indirgemesi
 Hafta 13Akış tablolarının durum atamaları ile gerçeklenmesi
 Hafta 14Riskler
 Hafta 15Analog dünya ile arayüz
 Hafta 16Dönem sonu sınavı
 
Ders Kitabı / Malzemesi
1Mano, M.M.1994; Sayısal Tasarım, MEB yayınları, Ankara
 
İlave Kaynak
 
Ölçme Yöntemi
YöntemHaftaTarih

Süre (Saat)Katkı (%)
Arasınav 8 1 50
Dönem sonu sınavı 16 1 50
 
Öğrenci Çalışma Yükü
İşlem adıHaftalık süre (saat)

Hafta sayısı

Dönem toplamı
Yüz yüze eğitim 2 14 28
Sınıf dışı çalışma 1 14 14
Arasınav için hazırlık 1 8 8
Arasınav 1 1 1
Ödev 2 10 20
Dönem sonu sınavı için hazırlık 1.5 6 9
Dönem sonu sınavı 1 1 1
Diğer 1 1 1 1
Toplam Çalışma Yükü82