Türkçe | English
MÜHENDİSLİK FAKÜLTESİ / BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ
( I. ÖĞRETİM) - %30 İngilizce
Ders Bilgi Paketi
https://www.ktu.edu.tr/bilgisayar
Tel: +90 0462 377 2080
MF
MÜHENDİSLİK FAKÜLTESİ / BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ / ( I. ÖĞRETİM) - %30 İngilizce
Katalog Ana Sayfa
  Katalog Ana Sayfa  KTÜ Ana Sayfa   Katalog Ana Sayfa
 
 

BIL2018Sayısal Tasarım Laboratuvarı1+0+1AKTS:2
Yıl / YarıyılBahar Dönemi
Ders DuzeyiLisans
Yazılım ŞekliZorunlu
BölümüBİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ
Ön KoşulYok
Eğitim SistemiGrup çalışması, Laboratuar Çalışması
Dersin Süresi14 hafta - haftada 1 saat teorik ve 1 saat laboratuar
Öğretim Üyesi--
Diğer Öğretim ÜyesiBölüm elemanları
Öğretim DiliTürkçe
StajYok
 
Dersin Amacı:
Mantıksal ve elektronik araçların kurulumu, teorik ve uygulama karşılaştırması yapmak
 
Öğrenim KazanımlarıPÖKKÖY
Bu dersi başarı ile tamamlayan öğrenciler :
ÖK - 1 : lojik devre elemanlarıyla tasarımı ve analizini pratiksel gerçekleştirme becerisi kazanabilir1,3,5,121,4
ÖK - 2 : deneysel ardışıl devre çalışmalarını gözlemleme tasarım becerisi kazanabilir.1,3,5,121,2
ÖK - 3 : teoriksel bilgilerle pratiksel bilgileri karşılaştırma becerisi kazanabilir.1,2,3,5,122,4
ÖK - 4 : senkron ve asenkron devre tasarımı ve analizini gerçekleştirebilme becerisi kazanabilir.1,3,5,121,2,4
PÖKK :Program öğrenim kazanımlarına katkı, ÖY : Ölçme ve değerlendirme yöntemi (1: Yazılı Sınav, 2: Sözlü Sınav, 3: Ev Ödevi, 4: Laboratuvar Çalışması/Sınavı, 5: Seminer / Sunum, 6: Dönem Ödevi / Proje),ÖK : Öğrenim Kazanımı
 
Ders İçeriği
Multivibratörler, Kodlama ve Hata bulma Teknikleri, Boole Fonksiyonları, Sayıcılar. Seviye modlu ardışıl devreler. Darbe modlu ardışıl devreler. Lojik devrelerde sorunlar ve giderilmesi. Kenar Tetiklemeli D Flip-Flop. ROM ve PLD lerle Ardışıl Devre Tasarımı. MSI Türü Tümleşik Devrelerle Ardışıl Devre Tasarımı.
 
Haftalık Detaylı Ders Planı
 HaftaDetaylı İçerikÖnerilen Kaynak
 Hafta 1Laboratuar gruplarının oluşturulması
 Hafta 2Laboratuar Ortami ve cihazların Tanıtımı
 Hafta 3Multivibratörler,
 Hafta 4Kodlama ve Hata bulma Teknikleri
 Hafta 5Boole Fonksiyonları
 Hafta 6Sayıcılar
 Hafta 7Seviye modlu ardışıl devreler.
 Hafta 8Arasınav
 Hafta 9Darbe modlu ardışıl devreler
 Hafta 10Lojik devrelerde sorunlar ve giderilmesi
 Hafta 11Kenar Tetiklemeli D Flip-Flop
 Hafta 12ROM ve PLD lerle Ardışıl Devre Tasarımı
 Hafta 13MSI Türü Tümleşik Devrelerle Ardışıl Devre Tasarımı.
 Hafta 14Telafi Deneyi
 Hafta 15Deney Tasarımı Uygulaması
 Hafta 16Dönem sonu sınavı
 
Ders Kitabı / Malzemesi
1Lecture Notes for for Lab experiments
 
İlave Kaynak
1Roth, Charles H. , 1992, Fundamentals of Logic Design, Fourth Edition, West Publishing Company
 
Ölçme Yöntemi
YöntemHaftaTarih

Süre (Saat)Katkı (%)
Laboratuar sınavı 3
4
5
6
7
9
10
11
12
13
18/02/2014 2 30
Uygulama 15 21/05/2014 2 20
Dönem sonu sınavı 16 28/05/2014 2 50
 
Öğrenci Çalışma Yükü
İşlem adıHaftalık süre (saat)

Hafta sayısı

Dönem toplamı